■コンピュータの構成と設計 ハードウエアとソフトウエアのインタフェース 下/パターソン/ヘネシー/成田光彰【3000円以上送料無料】


コンピュータの構成と設計 ハードウエアとソフトウエアのインタフェース 下/パターソン/ヘネシー/成田光彰【3000円以上送料無料】
\ (税込)
  ●この商品の購入で45ポイント獲得!!
  ●クレジットカード支払いで"さらに"カードポイントも!!
[0件]
著者パターソン(著) ヘネシー(著) 成田光彰(訳)出版社日経BP発売日2021年11月ISBN9784296070107キーワードこんぴゆーたのこうせいとせつけい2 コンピユータノコウセイトセツケイ2 ぱた−そん で−ヴ PATTE パタ−ソン デ−ヴ PATTE9784296070107内容紹介「パタ&へネ」の名で親しまれる古典的名著の第6版。コンピュータ技術の初歩からモバイル/クラウド時代の最新のテーマまで深く解説。第6版での主な改訂内容は下記のとおり。■「高速化」に関する節をすべての章に含めるようにした。第1章で、行列の乗算プログラムをPython 言語で組む。これは性能が低いので、2章ではC言語を学習して、行列の乗算プログラムを組み直す。さらに以降の章では、行列の乗算の速度を速めるために、データ・レベル並列性、命令レベル並列性、スレッド・レベル並列性を順次活用し、さらに最新の記憶階層に適合するようにメモリ・アクセスを調節する。■第6版では、各章に「自習」の節を設けた。その中で考えを呼び起こす質問を発する。答えは各節の末尾に掲げたので、その答えをチェックすれば、自己評価できる。■Mooreの法則およびDennardのスケーリング則が当てはまらなくなったことを説明するのに加えて、第5版で顕著であった変化の動因としてのMoore の法則を強調しないようにした。■第2章では、2進数のデータには固有の意味はなく、プログラムによってデータ型が決まることを強調する材料を増やした。■第2章にはまた、MIPSと対照的な命令セットとして、ARMv7、ARMv8、およびx86に加えて、RISC-Vについての手短な説明を含めた。■第2章のベンチマークの例を、SPEC2006からSPEC2017に更新した。■第4章と第5章の包括的な例題解説の対象は、最新のARM A53マイクロアーキテクチャおよびIntel Core-i7 6700 Skylakeマイクロアーキテクチャに更新した。■第4章と第6章の「誤信と落とし穴」の節には、ローハンマーおよびSpectreのハードウエア・セキュリティ攻撃をめぐる落とし穴を追加した。■第6章には、GoogleのTensor Processing Unit (TPU) バージョン1を使用したDSAを紹介する節を設けた。第6章の包括的な例題解説の節では、GoogleのTPUv3 DSAスーパーコンピュータをNVIDIA Volta GPUのクラスタと比較するように更新した。下巻は次の2章分と付録を収録。第5章容量と速度の両立:記憶階層の利用第6章クライアントからクラウドまでの並列プロセッサ付録Aアセンブラ,リンカ,SPIM シミュレータ付録B要求のトラブルシューティングのガイド※本データはこの商品が発売された時点の情報です。

コンピュータの構成と設計 ハードウエアとソフトウエアのインタフェース 下/パターソン/ヘネシー/成田光彰【3000円以上送料無料】

楽天ウェブサービスセンター